smart grid solutions AG: Gridbox Technologie wird kommerzialisiert

Nach einem sehr erfolgreichen Forschungs- und Demonstrationsprojekt wird die GridBox Technologie im Rahmen eines Projekt-Spinoffs kommerzialisiert. Die smart grid solutions AG (Webseite) mit Martin von Euw als Geschäftsführer wird die Technologie zur Marktreife bringen. Supercomputing Systems AG ist Technologiepartner der…

SBB erteilt SCS den Zuschlag für die Entwicklung des Zentralen Systems für das gezogene Diagnosefahrzeug

Die Sicherheit und Verfügbarkeit von SBB Eisenbahn-Infrastrukturanlagen wird durch die Geschäftseinheit Infrastruktur Überwachung (UEW) sichergestellt. SBB UEW hat einen Bedarf für ein „gezogenes Diagnosefahrzeug“ (gDFZ) um diesen Auftrag zu erfüllen und zugleich eine Erweiterung zum bestehenden selbstfahrenden Diagnosefahrzeug zu schaffen.…
Communication Module

Synchrones Voice-over-IP für Gleichwellenfunk Kommunikation

Die Jöhl + Köferli AG bietet Funktechnik-Lösungen nach Mass. Ergänzt durch ein Leitsystem entsteht die zentrale Kommunikationsinfrastruktur für den öffentlichen Verkehr. Die lückenlose und zuverlässige Funkabdeckung eines Gebietes wird durch topografische und bauliche Hindernisse erschwert. Die Jöhl + Köferli Gleichwellenfunktechnologie…

SCS @ Embedded World 2014

Wir demonstrieren ein Entwicklungssystem für Stereo-Kamera-Fahrerassistenzsysteme auf der Basis des Zynq All Programmable SoC. Optimiert für die Entwicklung von Bildanalysealgorithmen demonstriert dieses System sowohl eine Bildentzerrung als auch die Berechnung des SGM Stereo um die Lage und den Abstand von…

Notruf-Uhr Limmex am Mobile World Congress ausgezeichnet

An der weltgrössten Messe der Mobilfunkindustrie, dem ‚Mobile World Congress‘ in Barcelona, werden alljährlich die neusten Technologien und Innovationen vorgestellt. Dabei hat sich das Schweizer Unternehmen Limmex gegen über 200 Innovationsunternehmen durchgesetzt und den Hauptpreis des ‚M2M-Challenge‘ gewonnen. Medienmitteilung

AVB JPEG Decoder IP für FPGA

Der von SCS entwickelte JPEG IP core für FPGA’s ermöglicht den Empfang von komprimierten Ethernet-Paketen und deren anschliessende Dekomprimierung. Der Decoder wurde auf niedrigen Ressourcenverbrauch für ein Xilinx Spartan6 oder Zynq FPGA optimiert und wird von einem OEM und einem…